Pengkode konvolusi telah digunakan secara luas pada sistem komunikasi, khususnya pada sistem komunikasi wireless yang berkembang saat ini. Pada bagian pengirim, pengkode konvolusi bekerja dengan membangkitkan keluaran data stream dari bit-bit masukan. Sedangkan penerima akan melakukan proses pendekode untuk memperoleh kembali bit informasi asli sebelum melewati pengkode konvolusi. Algoritma yang banyak diusulkan penggunaannya pada bagian penerima adalah algoritma viterbi.Penelitian ini membahas tentang desain pendekode viterbi menggunakan bahasa pemrograman VHDL (Very High Speed IC Description Language). Desain yang diusulkan menggunakan sebuah butterfly pada bagian penerima. Pada umumnya butterfly yang digunakan merupakan fungsi persamaan 2K–1. Dengan K adalah parameter Constrain Length. Di sisi lain fungsi dari setiap butterfly dalam proses pendekode viterbi adalah sama. Sehingga pada penelitian ini akan coba didesain penerima viterbi dengan sebuah blok butterfly yang digunakan secara bergantian. Nilai constrain length (K) yang digunakan adalah K = 7 dan code rate = ½ (satu per dua). Dengan K = 7 lazimnya jumlah butterfly yang diperlukan adalah 32.Hasil desain akhir dari penelitian ini adalah sintesis dan layout rangkaian pendekode viterbi. Hasil sintesis rangkaian berupa area sintesis dan frekuensi kerja yang dihasilkan. Proses layout hasil desain menggunakan standard teknologi CMOS 0,18 mikron. Pada proses layout, hasil penelitian yang ditunjukkan berupa frekuensi kerja, kecepatan data, ukuran core, dan ukuran chip.
Copyrights © 2008