Rumani Mangkudjaja
Telkom University ( Universitas Telkom), Bandung, INDONESIA

Published : 3 Documents Claim Missing Document
Claim Missing Document
Check
Articles

Found 3 Documents
Search

Pola Transmisi Paket Data Sederhana untuk Meminimalisasi Daya Pancar pada Jaringan Wireless Melalui Kanal Fading Non-selective Gusti Ngurah Suardika Jaya; Rumani Mangkudjaja; Ida Wahidah
Jurnal SIFO Mikroskil Vol 14, No 2 (2013): JSM Volume 14 Nomor 2 Tahun 2013
Publisher : Fakultas Informatika

Show Abstract | Download Original | Original Source | Check in Google Scholar | Full PDF (302.865 KB) | DOI: 10.55601/jsm.v14i2.111

Abstract

Dalam penelitian ini, disimulasikan perbandingan dua metoda pola transmisi paket data pada kanal fading non selective pada jaringan wireless yang bertujuan untuk mendapatkan daya transmisi paket yang minimal dengan batasan delay dan packet loss.Pada transmitter terdapat sebuah server yang mengatur jumlah paket yang diambil dari buffer transmitter dan jumlah paket yang dikirim dengan metoda pola transmisi dan mengirimkannya dengan daya tertentudengan mengacu pada batasan delay dan packet loss. Dalam kedua metoda digunakan sebuah aturan daya transmisi minimal yang optimal dengan batasan delay dan packet loss yang disesuaikan untuk setiap state kanal. Pada aturan Optimal dipakai tiga threshold t1, t2, t3 sebagai parameter kontrol untuk jumlah paket yang diambil dari buffer dan ditransmisikan ke penerima. Sedangkan aturan Suboptimal berdasarkan pada tiga parameter kontrol, yaitu threshold kondidi kanal ha, threshold laju transmisi ra dan threshold ukuran buffer transmisi.Dari simulasi didapatkan bahwa daya minimal rata-rata untuk transmisi paket yang optimal dengan aturan Suboptimal mendekati aturan Optimal dan memenuhi batasan delay dan packet loss yang diijinkan.
Perancangan dan Simulasi Antrian Paket dengan Model Antrian M/M/N di dalam Suatu Jaringan Komunikasi Data Idatriska P; Rumani Mangkudjaja; Asep Mulyana
Jurnal SIFO Mikroskil Vol 15, No 2 (2014): JSM Volume 15 Nomor 2 Tahun 2014
Publisher : Fakultas Informatika

Show Abstract | Download Original | Original Source | Check in Google Scholar | Full PDF (263.298 KB) | DOI: 10.55601/jsm.v15i2.158

Abstract

Penelitian ini difokuskan pada model antrian M/M/N yang disimulasikan dengan bahasa C.???  Dalam simulasi antrian ini, dibuat tiga skenario percobaan untuk melihat performansi algoritma yang telah dirancang, berdasarkan parameter pola kedatangan, average waiting time, utilization, dan average number of packet in the queue. Skenario pertama meneliti tentang pola kedatangan paket. Skenario kedua mengamati pengaruh penambahan server. Skenario ketiga meneliti tentang pengaruh penambahan server sekaligus dengan penambahan packet size. Dari hasil penelitian yang dilakukan, dibuktikan bahwa pola kedatangan paket bersifat acak ??? (random) dan terdistribusi secara eksponensial. Dari hasil simulasi yang dilakukan untuk skenario kedua, ternyata dengan adanya penambahan server maka average waiting time dan average number of packet in the queue semakin kecil, sedangkan utilization menjadi semakin besar. Untuk skenario ketiga, hasil yang diperoleh adalah, ??? dengan penambahan packet size, diperoleh nilai average waiting time dan utilization semakin tinggi, sedangkan average number of packet in the queue semakin kecil.
Perancangan dan Implementasi Soft Processor Berdasarkan Arsitektur OpenRISC 1200 pada FPGA Dhita Bagus Ananda Nurman; Rumani Mangkudjaja; Denny Darlis
Jurnal SIFO Mikroskil Vol 16, No 1 (2015): JSM Volume 16 Nomor 1 Tahun 2015
Publisher : Fakultas Informatika

Show Abstract | Download Original | Original Source | Check in Google Scholar | Full PDF (403.971 KB) | DOI: 10.55601/jsm.v16i1.187

Abstract

Soft processor adalah prosesor yang dapat disintesis, diprogram, dan disimulasikan lewat suatu bahasa pemrograman untuk kemudian ditanamkan pada sebuah chip semikonduktor berisi logika yang dapat diprogram ulang seperti teknologi FPGA. Field Programable Gate Array (FPGA) merupakan suatu Integrated Circuit (IC) yang dibuat agar dapat diprogram berulang kali sesuai dengan kebutuhan. OpenRISC 1200 (OR1200) adalah sebuah soft processor yang mengimplementasikan arsitektur RISC 32-bit. Penelitian ini membahas tentang implementasi arsitektur umum???  openRISC 1200 soft processor dalam bentuk implementasi System-on-Chip (SoC) pada FPGA. Dari hasil penelitian, ternyata sistem dapat berjalan di FPGA Xilinx Spartan-6 LX45 board Atlys?¢â???¢. Hal ini dapat dibuktikan dengan melakukan pengujian, yaitu menjalankan program aplikasi sederhana pencacah bilangan prima. Hasilnya adalah keluaran dari FPGA sama dengan keluaran hasil simulasi dengan or1ksim. Dari hasil simulasi dapat dilihat bahwa prosesor OpenRISC dapat bekerja menjalankan program aplikasi tersebut dengan ISA yang sesuai dengan standar OpenRISC.