Claim Missing Document
Check
Articles

Found 2 Documents
Search

Pengaruh Tingkat Inflasi, Tigkat Bunga Deposito Dan Kurs Valuta Asing terhadap Capital Gain / Loss Pada Perusahaan Real Estate dan Property Di Bursa Efek Indonesia Febri Irwansyah; Zulbahridar '; Rahmiati Idroes
Jurnal Online Mahasiswa (JOM) Bidang Ilmu Ekonomi Vol 1, No 2 (2014): wisuda oktober 2014
Publisher : Jurnal Online Mahasiswa (JOM) Bidang Ilmu Ekonomi

Show Abstract | Download Original | Original Source | Check in Google Scholar

Abstract

Aims to determine the effect of the inflation rate, interest rate and foreign exchange deposite to the capital gain / loss on real estate companies and property at Indonesian Stock Exchange.The research was conducted on the real estate and property compenies in 2009 – 2012 using the methode of purposive sample. Obtained a sample of 16 companies. Data analys using multiple linear regression. Based on the result on this study concluded that the variable inflation rates, deposite interest rates, foreign exchange rates partially significant effect on the capital gain / loss.Keywords : Inflation ratesdeposite interest rates, foreign exchange, Capital Gain / Loss
Pengaruh Teknologi Pipeline Terhadap Performa Prosesor Superskalar Dalam Siklus Data Irwansyah, Febri; Maharani, Suci; Qori, Elinnah; Gunawan, Indra
(JRSIKOM) Jurnal Riset Sistem Informasi dan Aplikasi Komputer Vol. 1 No. 4 (2025): Volume 1 Nomor 4 Tahun 2025
Publisher : PT Siantar Codes Academy Publisher

Show Abstract | Download Original | Original Source | Check in Google Scholar | DOI: 10.180997/jrsikom.v1i4.97

Abstract

Penelitian ini membahas pengaruh penerapan teknologi pipeline terhadap performa prosesor superskalar dalam siklus data dengan meninjau hubungan antara kedalaman pipeline, lebar issue width, dan mekanisme branch prediction terhadap efisiensi eksekusi instruksi. Penelitian dilakukan menggunakan pendekatan simulasi kuantitatif berbasis perangkat lunak arsitektur prosesor seperti SimpleScalar dan gem5, dengan beberapa variasi konfigurasi tahap pipeline (5, 10, dan 15) dan lebar issue (1, 2, dan 4). Hasil simulasi menunjukkan bahwa peningkatan kedalaman pipeline dan perluasan issue width secara signifikan meningkatkan nilai Instruction per Cycle (IPC) serta efisiensi prosesor, di mana kombinasi pipeline 15 tahap dengan issue width empat dan hybrid branch prediction menghasilkan IPC tertinggi sebesar 2,3 dengan efisiensi 85%. Namun, semakin dalam pipeline, kompleksitas kontrol dan potensi hazard juga meningkat, sehingga keseimbangan antara kedalaman pipeline, akurasi branch prediction, dan efisiensi daya menjadi faktor penting dalam desain prosesor modern. Penelitian ini menegaskan bahwa penerapan pipeline yang optimal mampu meningkatkan throughput dan stabilitas kinerja prosesor superskalar tanpa mengorbankan efisiensi energi.