Kohesi: Jurnal Sains dan Teknologi
Vol. 4 No. 7 (2024): Kohesi: Jurnal Sains dan Teknologi

Rancang Bangun Trainer Digital Berbasis Field Programmable Gate Array (Pembagi Clock, Motor DC, Motor Stepper)

Emy (Unknown)
Mardianto , Eko (Unknown)
Sufandi, M. Ridhwan (Unknown)



Article Info

Publish Date
14 Sep 2024

Abstract

Perkembangan teknologi saat ini mempercepat akses terhadap berbagai kebutuhan dengan hadirnya konsep implementasi FPGA (Field Programmable Gate Array). FPGA menjadi kunci dalam pengembangan sistem elektronik karena fleksibilitasnya dalam mengkonfigurasi ulang sirkuit secara dinamis. Di bidang pendidikan, permintaan akan pendekatan praktis semakin meningkat. Artikel ini menjelaskan penerapan operasi pada sistem digital menggunakan FPGA, khususnya pada trainer dengan Xilinx Spartan 6 XC6LSX9. Trainer ini membantu mahasiswa dalam memprogram sistem digital dengan VHDL. Hasilnya menunjukkan operasional yang sesuai dengan sistem Trainer Digital Berbasis FPGA (Pembagi Clock, Motor DC, Motor Stepper) dengan materi gerbang logika seperti counter, Ring Counter, buffer, Multiplexer, decoder, dan bcd to 7 segment. Kesimpulannya, trainer FPGA ini efektif dalam pembelajaran praktikum sistem digital.

Copyrights © 2024






Journal Info

Abbrev

kohesi

Publisher

Subject

Biochemistry, Genetics & Molecular Biology Chemical Engineering, Chemistry & Bioengineering Computer Science & IT Education Energy Engineering Other

Description

Kohesi: Jurnal Sains dan Teknologi Kohesi: Jurnal Multidisiplin Saintek adalah Jurnal ilmiah berisikan tentang multidisplin ilmu Sains dan Teknologi Industri diterbitkan oleh CV SWA Anugrah. Jurnal ini diterbitkan dua kali setahun (Juli dan Desember). Kohesi: Jurnal Multidisiplin Saintek bertujuan ...